TurboSPARC

Fra Wikipedia, den frie encyklopedi
Gå til: navigasjon, søk
TurboSPARC
Mikroprosessor
Produsert 30. september 1996
Produsent Fujitsu
Klokkefrekvens 160, 170 og 180 MHz
Socket 416 pinner
Kjerne SPARC versjon 8

TurboSPARC er en 32-biter RISC mikroprosessor som ble lansert av det japanske selskapet Fujitsu den 30. september 1996.[1] Det er en implementasjon av spesifikasjonen SPARC versjon 8.

TurboSPARC er en oppgraderingsprosessor for microSPARC II. Den ble opprinnelig lansert i en utgave på 160 MHz til bruk på SPARCstation 5 fra Sun Microsystems. Disse arbeidsstasjonene benyttet i utgangspunktet microSPARC II i 70, 85 eller 110 MHz.

En oppgradering fra microSPARC II 110 MHz til TurboSPARC 160 MHz doblet ytelsen ved heltallsberegninger og ga 1,5 ganger raskere utførelse av desimaltallsberegninger. Etterhvert ble også en 170 MHz utgave av TurboSPARC tatt i bruk på SPARCstation 5 som en standard opsjon og ikke som en oppgradering.

Andre selskaper benyttet 170 MHz og 180 MHz versjoner i arbeidsstasjoner, bærbare datamaskiner og innbakte systemer. TurboSPARC ble tatt i bruk av Force Computers, RDI Computer, Opus Systems, Tadpole Technologies, Tatung Science and Technology og Themis Computers.

Karakteristika[rediger | rediger kilde]

TurboSPARC bestod av 3.0 millioner transistorer, produsert av Fujitsu i en 0,35 mikrometers, 4-lags CMOS-prosess kalt CS-60ALE. Størrelsen var 11.5 x 11.5 mm, eller 132.25 mm².[2] Den hadde 416 pinner. Prosessoren benyttet en 3.3 Volts strømforsyning, og hadde et effekt-forbruk på 9 Watt.

Prosessoren hadde en enkel skalær oppbygning, med én heltallsenhet og én desimaltallsenhet. 16 KB nivå-1 cache for data og 16 KB nivå-1 cache for instruksjoner var integrert i brikken. Den hadde også en integrert kontroller for ekstern nivå-2 cache på 256 KB, 512 KB eller 1 MB, som kjørte i halvparten eller en tredjedel av hastigheten til prosessoren. På en 170 MHz TurboSPARC kjørte nivå-2 cachen således i 85 eller 56.67 MHz.

Prosessoren hadde en integrert minnekontroller, som støttet mellom 8 og 256 MB FPM DRAM. Nivå-2 cache og DRAM delte en 72-bit systembuss, der 64 bit ble brukt til å overføre data.

En integrert AFX kontroller for skjermkort gjorde det mulig for disse kortene å kommunisere direkte med minnet ved å bruke samme systembuss som nivå-2 cache og minnet. Skjermkortenes kontrollsignaler ble imidlertid overført på en separat buss. TurboSPARC hadde også en integrert SBus-kontroller som støttet SBus-hastigheter på mellom16.67 og 25 Mhz.

TurboSPARC hadde ikke støtte for multiprosessering.

Referanser[rediger | rediger kilde]

  1. ^ Fujitsu Microelectronics, Inc.: Fujitsu Microelectronics' New TurboSPARC Processor Sets New Performance Level For Low-End, Mid-Range Workstations, pressemelding 30. september 1996
  2. ^ Linley Gwennap: TurboSPARC Offers Low-End Upgrade, Microprocessor Report, 18. november 1996, side 14–16.